Design for Low Cost |
班级规模及环境 |
为了保证培训效果,增加互动环节,我们坚持小班授课,每期报名人数限3到5人,多余人员安排到下一期进行。 |
上课时间和地点 |
上课地点:【上海】:同济大学(沪西)/新城金郡商务楼(11号线白银路站) 【深圳分部】:电影大厦(地铁一号线大剧院站)/深圳大学成教院 【北京分部】:北京中山学院/福鑫大楼 【南京分部】:金港大厦(和燕路) 【武汉分部】:佳源大厦(高新二路) 【成都分部】:领馆区1号(中和大道) 【沈阳分部】:沈阳理工大学/六宅臻品 【郑州分部】:郑州大学/锦华大厦 【石家庄分部】:河北科技大学/瑞景大厦
最近开课时间(周末班/连续班/晚班):Design for Low Cost:2024年1月8日 |
学时 |
◆课时: 共5天,30学时
◆外地学员:代理安排食宿(需提前预定)
☆注重质量
☆边讲边练
☆合格学员免费推荐工作
☆合格学员免费颁发相关工程师等资格证书,提升您的职业资质
专注高端培训15年,曙海提供的证书得到本行业的广泛认可,学员的能力
得到大家的认同,受到用人单位的广泛赞誉。
★实验设备请点击这儿查看★ |
最新优惠 |
◆团体报名优惠措施:两人95折优惠,三人或三人以上9折优惠 。注意:在读学生凭学生证,即使一个人也优惠500元。 |
质量保障 |
1、培训过程中,如有部分内容理解不透或消化不好,可免费在以后培训班中重听;
2、培训结束后,培训老师留给学员手机和Email,免费提供半年的技术支持,充分保证培训后出效果;
3、培训合格学员可享受免费推荐就业机会。 ☆合格学员免费颁发相关工程师等资格证书,提升您的职业资质。专注高端培训13年,曙海提供的证书得到本行业的广泛认可,学员的能力得到大家的认同,受到用人单位的广泛赞誉。 |
Design for Low Cost
|
课程介绍 |
本课程面向对开发低功耗产品,尤其是大批量应用的低功耗产品有兴趣的工程师。 本
课程和
练习涉及多种不同的设计技术,是广大最终应用或非最终应用的数字设计师的兴趣所
在,也是一门
挑战性的课程。 |
必备条件 |
?? 了解数字逻辑设计和 FPGA 概念
?? 了解 VHDL 和 CAE 设计流程(充分非必要条件) |
课程概要 |
?? 描述 Spartan-3 和 Spartan-IIE 器件的特性
?? 准确估计设计尺寸以满足产品的预计功耗
?? 在低功耗实现中应用设计技巧
?? 探索创新方法,利用 FPGA 存储器资源降低设计功耗 |
实验介绍 |
练习 1:测试 Slice
练习 2:逻辑级数
练习 3:专用多路复用器
练习 4:设计性能
练习 5:时钟
练习 6:计数器
练习 7:纵横比
练习 8:用 Block RAM 代替逻辑
练习 9:分布式 RAM
练习 10:FIFO 特性
练习 11:延迟
练习 12:PicoBlaze 微处理器
练习 13:状态机
设计挑战:
旋转触发器
工作时钟
LED Wall Display
电子键盘 |
|