Design LogiCORE PCI System |
入学要求 |
学员学习本课程应具备下列基础知识:
◆ 电路系统的基本概念。 |
班级规模及环境 |
为了保证培训效果,增加互动环节,我们坚持小班授课,每期报名人数限3到5人,多余人员安排到下一期进行。 |
上课时间和地点 |
上课地点:【上海】:同济大学(沪西)/新城金郡商务楼(11号线白银路站) 【深圳分部】:电影大厦(地铁一号线大剧院站)/深圳大学成教院 【北京分部】:北京中山学院/福鑫大楼 【南京分部】:金港大厦(和燕路) 【武汉分部】:佳源大厦(高新二路) 【成都分部】:领馆区1号(中和大道) 【沈阳分部】:沈阳理工大学/六宅臻品 【郑州分部】:郑州大学/锦华大厦 【石家庄分部】:河北科技大学/瑞景大厦
最近开课时间(周末班/连续班/晚班):Design LogiCORE PCI System:2024年1月8日 |
学时 |
◆课时: 共5天,30学时
◆外地学员:代理安排食宿(需提前预定)
☆注重质量
☆边讲边练
☆合格学员免费推荐工作
☆合格学员免费颁发相关工程师等资格证书,提升您的职业资质
专注高端培训15年,曙海提供的证书得到本行业的广泛认可,学员的能力
得到大家的认同,受到用人单位的广泛赞誉。
★实验设备请点击这儿查看★ |
最新优惠 |
◆团体报名优惠措施:两人95折优惠,三人或三人以上9折优惠 。注意:在读学生凭学生证,即使一个人也优惠500元。 |
质量保障 |
1、培训过程中,如有部分内容理解不透或消化不好,可免费在以后培训班中重听;
2、培训结束后,培训老师留给学员手机和Email,免费提供半年的技术支持,充分保证培训后出效果;
3、培训合格学员可享受免费推荐就业机会。 ☆合格学员免费颁发相关工程师等资格证书,提升您的职业资质。专注高端培训13年,曙海提供的证书得到本行业的广泛认可,学员的能力得到大家的认同,受到用人单位的广泛赞誉。 |
Design LogiCORE PCI System
|
课程介绍 |
高级嵌入式系统开发介绍了在嵌入式开发套件(EDK)设计环境中利用硬(嵌入式IBMPowerPC™)或软(MicroBlaze™)处理器内核进行嵌入式系统软硬件开发,主题集中在高级IP 集成,操作系统移植,高级软件调试技巧,系统引导方式及多种性能提升技巧。该课程包括提供嵌入式系统的开发、调试和仿真经验的动手实验。 |
必备条件 |
?? 至少具备 6 个月的使用Xilinx 工具和FPGA 的设计经验
?? 基本了解 C 语言编程
?? 基本微处理器经验,了解 PowerPC 和MicroBlaze 系统 |
课程概要 |
?? 理解和使用针对嵌入式设计的 Xilinx Platform Studio 工具的高级特性和技术
?? 构建完整的嵌入式系统,包括硬件系统,软件操作系统及相应 BSP
?? 构建一个基于 Flash 嵌入式系统,并从外部存储器中引导软件系统
?? 嵌入式系统开发中如何采用多种调试手段,定位各类软件问题及硬件问题
?? 如何提升硬件性能及软件效率 |
实验介绍 |
实验1. 全面的系统开发
开发结合了 IP 核的硬件,以实现同按钮、开关、LED、LCD 显示和串行通信的接口开发与开关、按
钮、LCD 显示和串行通信互相作用的应用程序。
实验2. 外部存储器和文件系统
设计包含 OPB (片上外围总线) EMC/SDRAM IP 核的系统。在外部存储器上开发执行文件任务的应用
程序。
实验3. 使用ChipScope™ Pro 进行调试
利用ChipScope™ Pro 工具、GDB 和XMD 对堆栈错误同时进行硬软件调试.
实验4. 性能调整
描绘了在处理器上运行的一段简单代码,通过在硬件上对重复的功能进行缓存和移植,来反复调试和
精简,从而提升性能。
实验5. BFM 仿真
创建 EDK 系统,包含IBM CoreConnect 总线架构总线模型(BFM)和用于OPBIP 的总线功能模型。仿
真基于OPB 总线的设计来验证IP 功能。
实验6. 系统引导
由于应用程序大小和资源限制,所以需在Flash 中存储、通过boot loader 程序引导至外部SRAM 中执
行。 |
|